Aceleración criptográfica adaptativa de hardware/software para el procesamiento de macrodatos
Autores: Xiao, Chunhua; Zhang, Lei; Xie, Yuhua; Liu, Weichen; Liu, Duo
Idioma: Inglés
Editor: Hindawi
Año: 2018
Acceso abierto
Artículo científico
Categoría
Ingeniería y Tecnología
Licencia
CC BY-SA – Atribución – Compartir Igual
Consultas: 16
Citaciones: Sin citaciones
Junto con el crecimiento explosivo de los datos de red, la seguridad se está volviendo cada vez más importante para las transacciones web. El protocolo SSL/TLS ha sido ampliamente adoptado como una de las soluciones efectivas para el acceso sensible. Aunque OpenSSL podría proporcionar una implementación disponible gratuitamente del protocolo SSL/TLS, las funciones criptográficas, como los cifrados de clave simétrica, son operaciones extremadamente intensivas en cómputo. Estos cálculos costosos a través de implementaciones de software pueden no ser capaces de competir con la creciente necesidad de velocidad y conexión segura. Aunque hay muchos trabajos excelentes con el objetivo de aceleración de hardware SSL/TLS, se centran en el diseño de hardware dedicado de aceleradores. Apenas alguno de ellos presentó cómo utilizarlos eficientemente. De hecho, para algunos escenarios de aplicación, la mejora de rendimiento puede no ser comparable con AES-NI, debido al costo de invocación inducido para los motores de hardware. Por lo tanto, propusimos la investigación para aprovechar al máximo tanto los aceleradores
Descripción
Junto con el crecimiento explosivo de los datos de red, la seguridad se está volviendo cada vez más importante para las transacciones web. El protocolo SSL/TLS ha sido ampliamente adoptado como una de las soluciones efectivas para el acceso sensible. Aunque OpenSSL podría proporcionar una implementación disponible gratuitamente del protocolo SSL/TLS, las funciones criptográficas, como los cifrados de clave simétrica, son operaciones extremadamente intensivas en cómputo. Estos cálculos costosos a través de implementaciones de software pueden no ser capaces de competir con la creciente necesidad de velocidad y conexión segura. Aunque hay muchos trabajos excelentes con el objetivo de aceleración de hardware SSL/TLS, se centran en el diseño de hardware dedicado de aceleradores. Apenas alguno de ellos presentó cómo utilizarlos eficientemente. De hecho, para algunos escenarios de aplicación, la mejora de rendimiento puede no ser comparable con AES-NI, debido al costo de invocación inducido para los motores de hardware. Por lo tanto, propusimos la investigación para aprovechar al máximo tanto los aceleradores