Implementación VLSI de un circuito de búsqueda por orden de rango mediante una técnica de dominio temporal
Autores: Trong-Tu, Bui; Tadashi, Shibata
Idioma: Inglés
Editor: Hindawi Publishing Corporation
Año: 2013
Acceso abierto
Artículo científico
Categoría
Ingeniería y Tecnología
Licencia
CC BY-SA – Atribución – Compartir Igual
Consultas: 11
Citaciones: Sin citaciones
Presentamos un circuito de búsqueda de orden de rango (ROS) compacto y de bajo consumo que puede utilizarse para construir memorias asociativas y filtros de orden de rango (ROF) empleando técnicas de computación en el dominio del tiempo y MOS de puerta flotante. La arquitectura hereda la precisión y programabilidad de las implementaciones digitales, así como la compacidad y el bajo consumo de las analógicas. Nuestro objetivo prioritario es implementar la función de identificación. La función de filtrado se implementaría una vez realizada la función de identificación de la localización. El circuito prototipo se diseñó y fabricó en una tecnología CMOS de 0,18 μm. Consume solo 132,3 μW para un caso de demostración de ocho entradas.
Descripción
Presentamos un circuito de búsqueda de orden de rango (ROS) compacto y de bajo consumo que puede utilizarse para construir memorias asociativas y filtros de orden de rango (ROF) empleando técnicas de computación en el dominio del tiempo y MOS de puerta flotante. La arquitectura hereda la precisión y programabilidad de las implementaciones digitales, así como la compacidad y el bajo consumo de las analógicas. Nuestro objetivo prioritario es implementar la función de identificación. La función de filtrado se implementaría una vez realizada la función de identificación de la localización. El circuito prototipo se diseñó y fabricó en una tecnología CMOS de 0,18 μm. Consume solo 132,3 μW para un caso de demostración de ocho entradas.